Vous êtes ici : Accueil / Recherche Ingénieur / Ingénieur Informatique bas niveau #3503

REMARQUE ! Ce site utilise des cookies et autres technologies similaires.

Si vous ne changez pas les paramètres de votre navigateur, vous êtes d'accord.

J'ai compris

Ingénieur Informatique bas niveau #3503

Retrouvez tous les CV ingénieur de Freejob

-Compétences en électronique
-Développement bas niveau
-Compétences en spatial
-Super personnalité
Midi-Pyrénées
C
Intermédiaire
immédiate

Expérience(s) professionnelle(s)

EDF R&D THEMIS

2016

2016

Date / Durée Contexte du Projet

* Partenariat EDF R&D et Institut Pascal
* Recherche appliquée
* Problématique foudre sur pylônes
* Objectif : développer un modèle de pylône suite à des simulations électromagnétiques 3D


Réalisations / Tâches
* Définition d'une problématique
* Etude bibliographique : foudre, modélisations pylônes, ajustement numérique
* Norme IEC 60071-4
* Modélisation à partir de plans
* CST MicroWave Studio : modélisation, maillage, simulations temporelles, foudre, cartographies
de champs électrique et magnétique, paramètres Y
* Post-traitement MATLAB : interpolation, tracés de courbes


Résultats

* Modélisation 3D d'un système complexe (pylône et prise de terre)
* Courants induits
* Modèle compatible avec EMTP-RV
-
Environnement Technique

Langages MATLAB
Systèmes Windows
Logiciels CST MicroWave Studio 2015, MATLAB, Office, LaTeX
Normes & Protocoles IEC 60071-4

---------





ONERA TOULOUSE

2015

null

Date / Durée Mars - Contexte du Projet

* Recherche appliquée dans l'Aérospatial
* Electronique numérique embarquée
* Objectif : étude de fiabilité SEE de mémoires numériques SRAM
Réalisations / Tâches
Définition d'une problématique
* Etude bibliographique : environnement spatial, effets singuliers (SEE), architectures de
mémoires SRAM (cellule conventionnelle 6T et Trigger de Schmitt ST)
* Calibration d'un modèle de transistor MOSFET en technologie 45nm SAMSUNG
* Etude d'un layout d'une SRAM 6T
* Implémentation dans CADENCE VIRTUOSO
* Détermination des performances statiques et dynamiques des cellules 6T et ST, comparaison
* Injection de perturbations transitoires (script OCEAN).
* Cartographies SEE
* Etat de l'art

Résultats
Caractérisation électrique complète transistor en 45nm
* Mise en évidence avantages ST
* Prévisions SEE

Environnement Technique

Langages Bash Shell, OCEAN
Systèmes Windows, LinuX
Logiciels CADENCE VIRTUOSO, LaTeX, office

---------



Contexte du Projet

Société LPC Clermont-Ferrand

2014

2014

Date / Durée


* Recherche appliquée dans l'Electronique nucléaire
* Electronique et microélectronique analogique/mixte
* Conception de carte électronique
* Objectif : étude de la carte de test d'un circuit intégré de l'électronique de lecture d'un
détecteur de particules (expérience ATLAS au CERN)


Réalisations / Tâches

* Définition d'une problématique
* Etude bibliographique : expérience ATLAS, fonctionnement d'une puce analogique, convertisseur
analogique/numérique
* Création d'un système d'interface entre circuit analogique et mixte avec CADENCE VIRTUOSO
* Etude de la carte électronique : injecteur de charges, références de tension, filtrage,
horloge
* Calculs préliminaires, simulations avec CADENCE ALLEGRO
* Schéma de la carte électronique

---------

Langues

Anglais
Courant

Etudes

Université Blaise Pascal, Clermont-Fd
Bac
2014
2014
Université Blaise Pascal, Clermont-Fd
Bac
2014
2014
Université Blaise Pascal, Clermont-Fd
Bac
2013
2014
Université Blaise Pascal, Clermont-Fd
Bac
2012
2013
IUT Aubière
Bac
2010
2012
340

Logo de partage Viadeo

 

Pour proposer une offre à ce profil, inscrivez-vous gratuitement :

Published